



#### بسمه تعالى

# درس طراحی سیستمهای نهفته مبتنی بر FPGA آزمایش ۱: طراحی و پیادهسازی یک سیستم برای انتقال و پردازش اطلاعات

پردیس دانشکدههای فنی دانشگاه تهران دانشکده مهندسی برق و کامپیوتر دکتر بیژن علیزاده

# دستياران آموزشي:

siamackbm@yahoo.com سیامک بیگ محمدی arkhadem@ut.ac.ir علیرضا خادم abyaneh@outlook.com

پاییز ۱۳۹۷

# مدت آزمایش: سه جلسه

# اهداف آزمایش:

- DE2 اشنایی با برد✓
- √ آشنایی با یورت سریال RS-232
- ✓ ارسال و دریافت سختافزاری اطلاعات با PC
- ✓ ایجاد یک سیستم کامل دیجیتال با اتصال و کنترل چند ماژول مستقل
  - ✓ مباحث پیشرفتهتر
    - ✓ آشنایی با PLL
  - ✓ آشنایی با Constraint File
  - ✓ آشنایی با Clock Routing

#### مقدمه

در این آزمایش به طراحی یک سیستم کامل شامل واحد ارسال و دریافت داده، واحد پردازشی و واحد نمایش اطلاعات میپردازیم. اطلاعات از طریق PC و پورت سریال به سیستم منتقل میشود و پس از پردازش، نتیجه به

PC ارسال می گردد. اطلاعات مورد نظر نمونههای سیگنال صوتی و پردازش مد نظر اعمال فیلتر دیجیتال بر روی این نمونهها جهت استخراج نمونههای صوت فیلتر شده است.

# شرح آزمایش

شمای کلی سیستم مورد نظر در این آزمایش در شکل ۱ آمده است. در این سیستم داده از طریق پورت سریال وارد شده و پس از پردازش (اعمال فیلتر FIR) از طریق پورت سریال به کامپیوتر داده می شود. کد نرمافزاری ارسال و دریافت داده سریال توسط PC به همراه گزارش آپلود شده است. هدف نهایی این آزمایش خواندن یک فایل صوتی، حذف نویز از آن به کمک فیلتر FIR و در نهایت ذخیره ی فایل خروجی است.



شکل ۱ شمای کلی آزمایش اول.

مراحل زیر را به ترتیب انجام دهید:

# ۱- ارتباط با کامپیوتر از طریق پورت سریال

پورت سریال یکی از ارتباطات خوب و مناسب کامپیوتر با دنیای بیرون به شمار میرود که اجازه می دهد اطلاعات به صورت دو طرفه انتقال یابد. این پورت با استاندارد و پروتکل RS-232 کار می کند. اغلب کامپیوترهای شخصی یک یا دو پورت COM برای واسط RS-232 دارند که معمولا ًاز یک کانکتور DE9 استفاده می کنند و توانایی یک انتقال تمام دوطرفه یا full-duplex را دارند. لازم به ذکر است امروزه با توجه به نیاز به سرعتهای انتقال بالاتر،

پورتهای سریال RS-232 جای خود را به سایر استانداردهای ارتباط سریال و خصوصاً USB دادهاند. با این وجود نه نه نه نه نه نه نه نه در بسیاری از مواقع به دلایل اقتصادی و فنی استفاده از پورت RS-232 هنوز منسوخ نشده است، بلکه در بسیاری از مواقع به دلایل اقتصادی و فنی استفاده از این پورت ترجیح داده می شود.

استاندارد RS-232 و به طور صحیحتر TIA/EIA-232، مشخصات الکتریکی، مکانیکی و عملکردی سیگنالهای ارتباطی را مشخص می کند. این استاندارد اولین بار در سال ۱۹۶۲ برای استاندارد سازی ارتباط میان کامپیوترها (ADCE) و مودمها (ADCE) و ایجاد امکان اتصال دستگاههای تولید شده توسط شرکتهای مختلف مخابراتی وضع شد، اما کاربردهای گسترده تری خارج از این حوزه نیز یافت. در سال ۱۹۸۳ با انتشار کامپیوترهای شخصی توسط IBM، استاندارد RS-232 در این کامپیوترها در قالب کانکتور DE9 به کار گرفته شد. شکل ۲ کانکتور DE9 و شماره ی پینهای آن را نشان می دهد.



شکل ۲ کانکتور DE9، پینها و سیگنالهای متناظر آن.

پایههای نشان داده شده در شکل برای ارتباط با مودم استفاده می شود و در این آزمایش فقط از ۳ پایهی مهم زیر استفاده می کنیم:

۱- پایه شماره ۲، RxD که همان داده سری دریافتی است.

۲– پایه شماره ۳،  $\mathrm{TxD}$  که همان داده سری ارسالی است.

\_

<sup>&</sup>lt;sup>1</sup> Data Terminal Equipment

<sup>&</sup>lt;sup>2</sup> Data Communicating Equipment

٣- پايه شماره ۵، GND که پايه زمين مي باشد.

در ارتباط سریال یک بیت داده در هر لحظه ارسال می گردد، پس یک خط برای انتقال در هر جهت کافی است، اما استاندارد RS-232 پروتکل ارتباطی مشخصی را تعیین نمی کند. با این وجود در این استاندارد معمولاً از پروتکل UART استفاده می شود. در این پروتکل اطلاعات به صورت بسته های داده ۸ بیتی انتقال داده شده و نیز ابتدا بیت صفرام، سپس بیت ۱ ام و ... ارسال می گردند. توجه شود که این ارتباط به صورت آسنکرون می باشد، به این معنی که سیگنال کلاک به همراه داده ارسال نمی شود و قبل از شروع ارسال یا دریافت، فرستنده و گیرنده روی پارامترهای ارتباطی نظیر سرعت انتقال داده، فرمت داده و غیره بطور یکسان تنظیم می شوند. زمانی که روی خط ارتباطی، انتقال داده ای نداریم، فرستنده روی خط مقدار ۱ قرار می دهد. فرستنده قبل از شروع ارسال هر بایت داده، یک بیت start (با مقدار ۱) روی خط قرار می دهد. بعد از بیت شروع، هشت بیت داده با سرعت و فرمتی که قبلاً برای هر دو طرف تنظیم شده است، ارسال و دریافت می گردد. در انتها نیز فرستنده یک یا دو بیت Ox IP (با مقدار ۱) به معنای اتمام ارسال ۸ بیت، روی خط قرار می دهد. به عنوان مثال شکل ۳ ارسال Ox IP را نشان می دهد.



شکل ۳ فریم دادهی 0x1F در پروتکل UART.

سرعت انتقال اطلاعات با baud rate مشخص می شود که نشان می دهد چند نمونه داده (که در انتقال UART هر بیت یک نمونه محسوب می شود) در ثانیه ارسال شده است. برای مثال baud ۱۰۰۰ یعنی در ثانیه ۱۰۰۰ بیت انتقال می یابد. به عبارت دیگر انتقال هر بیت ۱ میلی ثانیه طول می کشد. کامپیوترهای شخصی معمولاً فقط سرعتهای مشخصی از انتقال داده را پشتیبانی می کنند که برابر ۱۲۰۰، ۹۶۰۰، ۹۶۰۰ و ۳۸۴۰۰ و ۱۱۵۲۰۰ baud است. در می کشد و ارسال ۱۱ بیت (شامل یک بیت شروع، ۸ بیت داده و دو بیت خاتمه) حدود ۹۵/۵ میکروثانیه طول خواهد کشید. در این آزمایش به پیاده سازی گیرنده و فرستنده کلید که تراین آزمایش به پیاده سازی گیرنده و فرستنده کلید.

\_

<sup>&</sup>lt;sup>3</sup> Universal Asynchronous Receiver/Transmitter

میپردازیم و از پورت RS-232 برای ارتباط با کامپیوتر استفاده خواهیم کرد. برای این کار مراحل زیر را انجام دهید:

#### گام ۱

ابتدا یک ماژول با نام Baud\_Rate\_Generator برای تولید نرخ Navt-۰ baud بنویسید. ماژولی بنویسید که با دریافت پالس ساعت متغییر به صورت پارامتر (مثلاً ۵۰ مگاهرتز یا ۱۲۰ مگاهرتز) و شمارش آن به تعداد مورد نیاز، در هر ثانیه ۱۱۵۲۰۰ پالس تیک تولید کند. توجه نمایید خروجی ماژول شما نباید پالس ساعت باشد، بلکه در هر ثانیه از میان ۵۰ میلیون پالس ساعت (در صورت استفاده از کلاک ۵۰ مگاهرتز) در ۱۱۵۲۰۰ پالس مقدار خروجی این ماژول یک و در بقیه پالسها صفر است. با شبیهسازی ماژول خود از صحت عملکرد آن مطمئن شوید.

#### گام ۲

گام دوم نوشتن ماژول فرستنده ی UART است. مطابق با شکل ۴ این ماژول داده ی ۸ بیتی ورودی را با فعال شدن سیگنال TxD\_start به صورت سریال از طریق خط TxD ارسال می کند. پارامترهای TxD به صورت بیت داده، ۱ بیت خاتمه و بدون بیت parity انتخاب شده است (این تنظیمات معمولاً به صورت 8n1 نمایش داده می شود. بیت بیت داده و بدون بیت است که می تواند جهت بررسی صحت دریافت داده در سمت گیرنده استفاده شود). فرستنده در حالتی که در حال ارسال داده است از TxD\_start صرف نظر می کند، اما خروجی busy را در این مدت ۱ نگه می دارد. ماژولی با عنوان Tx بنویسید که با استفاده از یک ماشین حالت و پالس تولید شده در بخش قبل (سیگنال BaudTick)، اطلاعات ۸ بیتی را با نرخ داده ی baud ارسال نماید.



صحت عملکرد ماژول Tx را با شبیه سازی تحقیق کنید. سپس  $TxD_data$  را بر روی سوئیچهای SW[7:0] تنظیم  $TxD_start$  را نمایید. در این بخش و بخشهای بعدی این آزمایش از سیگنال کلاک 3 مگاهرتز استفاده نمایید.

به [0]KEY متصل کنید. پس از مشخص کردن تخصیص پینها<sup>۴</sup>، با استفاده از نرمافزار RealTerm ،RealTerm متصل کنید. چند مقدار را روی یا سایر نرمافزارهای ارتباط سریال، عملکرد صحیح ماژول Tx را بر روی برد DE2 تحقیق کنید. چند مقدار را روی سوئیچها تنظیم کنید و دریافت صحیح اطلاعات توسط PC را بررسی نمایید.

# گام ۳

گام بعدی نوشتن ماژول گیرنده است. بلوک دیاگرام کلی ماژول گیرنده در شکل ۵ آمده است. در این ماژول داده از طریق خط RxD\_data قرار می گیرد. هنگام آماده شدن داده، data\_ready به مدت یک سیکل کلاک یک می شود.



مسألهای که می تواند مشکلساز شود، دریافت آسنکرون دادهها است. گیرنده UART به منظور سنکرون شدن با داده و رودی آن را با نرخی بالاتر از نرخ انتقال داده نمونهبرداری می کند (مثلاً چهار برابر نرخ العنال داده نمونهبرداری می کند (مثلاً چهار برابر نرخ این ماژول زمان تقریبی وسط بیت start را تشخیص می دهد و پس از آن با نرخ baud از سیگنال ورودی نمونهبرداری می کند. ماژولی با عنوان Rx بنویسید که این کار را انجام دهد. ورودی Baud4Tick فرکانسی چهار برابر نرخ انتقال داده دارد. سیگنال Buad4Tick با ماژولی مشابه Baud\_Rate\_Generator (با مقدار شمارش متفاوت) تولید شده و وارد گیرنده می شود. ماژول شما می تواند نرخ نمونهبرداری اولیه دیگری را انتخاب کند.

در نهایت ماژولی با نام UART بنویسید که شامل ماژولهای Tx ،Rx و دو ماژول UART باشد و داده دریافتی را روی LEDهای قرمز و داده دریافتی توسط ماژول Rx را توسط ماژول Tx ارسال کند. همچنین داده دریافتی را روی LEDهای قرمز رنگ نشان دهید. از صحت عملکرد ماژول UART اطمینان حاصل کنید.

<sup>&</sup>lt;sup>4</sup> Pin Assignment

## ۲- راهاندازی فیلتر FIR

در این بخش فیلتر FIR طراحی شده در تکلیف کامپیوتری ۱ را با پارامترهای عرض بیت ۱۶ و طول فیلتر ۶۴ استفاده می کنیم. برای ذخیرهسازی ضرایب از بلوکهای حافظه ی اختصاصی استفاده خواهیم کرد. برای پیادهسازی حافظه در یک FPGA هم می توان از LUT<sup>۵</sup>های مورد استفاده در پیادهسازی لاجیک و هم از بلوکهای حافظه ی تخصیص داده شده در FPGA استفاده کرد. در II Cyclone II حافظههای اختصاصی از نوع بلوکهای M4K هستند که هر کدام شامل ۴۰۹۶ بیت حافظه هستند. در این حافظهها امکان پیکربندی با اندازههای مختلف (به صورت تعداد کلمات و عرض هر کلمه) وجود دارد که اصطلاحاً به آن Aspect Ratio گفته می شود. در این آزمایش از بخشی از یک حافظه هی کنیم. گامهای زیر را به بخشی از یک حافظه که M4K با نسبت 16\*64 (۶۴ خانه ی حافظه ی ۱۶ بیتی) استفاده می کنیم. گامهای زیر را به ترتیب انجام دهید:

#### گام ۱

در گام اول یک حافظهی ROM برای ذخیرهسازی ضرایب ایجاد میکنیم و آن را تست میکنیم. بدین منظور مراحل زیر را انجام دهید:

(۱) در قسمت Tools> MegaWizar Plug-In Manager جدید را انتخاب کنید. Memory ایجاد یک Select a megafunction from the list below. از گروه Rom: 1-PORT، از گروه در قسمت Rom: 1-PORT، حافظهی Verilog انتخاب شده است.

-

<sup>&</sup>lt;sup>5</sup> Look-Up Table



شكل ۶ انتخاب ROM: 1-PORT

۲) در صفحهی بعد ساختار حافظه را به صورت ۶۴ کلمه ی ۱۶ بیتی انتخاب کنید. نوع حافظه را نیز M4Kقرار دهید (شکل ۷).



شكل ۷ انتخاب اندازهی حافظهی ضرایب.

۳) در صفحه ی چهارم q' output port را از حالت انتخاب خارج سازید تا رجیستر خروجی حذف گردد. طبعاً اگر در تمرین کامپیوتری اول تأخیر خواندن از مموری را یک سیکل کلاک فرض کردهاید، این کار را انجام ندهید. استفاده از رجیستر در ورودی بلوک M4K به دلیل سنکرون بودن این بلوکها اجباری است.



شکل ۸ پیکربندی ورودی /خروجی بلوک حافظه.

- ۴) ضرایب فیلتر FIR در قالب یک فایل "MIF". (و فایل مشابهی با فرمت hex) به همراه دستور کار در سایت
  قرار گرفته است. در صفحهی بعد این فایل را انتخاب کنید.
  - ۵) برای بقیهی تنظیمات از مقادیر پیشفرض استفاده کنید.
- ۶) به منظور تست فایل ایجاد شده، آن را در یک ماژول نمونه گیری کنید. پورت address را به سوئیچها و
  پورت q (خروجی) را به LEDها متصل کنید. پس از پروگرام کردن FPGA فایل MIF (یا فایل معادل

<sup>&</sup>lt;sup>6</sup> Memory Initialization File

hex) را باز کرده و با بررسی محتوای آدرسهای مختلف حافظه از تطبیق مقادیر بر این فایل اطمینان حاصل کنید.

#### گام ۲

با اعمال تغییراتی در کد تکلیف کامپیوتری ۱ خود، حافظه تولیدی را با حافظه موجود در کد تکلیف کامپیوتری ۱ جایگزین کنید. با استفاده از تستبنچ مورد استفاده در تکلیف کامپیوتری ۱ از صحت عملکرد فیلتر مطمئن شوید.

نکته مهم: رم تولید شده داده را یک کلاک بعد از درخواست آن به شما تحویل میدهد. در صورت نیاز، حتماً طرح فیلتر خود را متناسب با این موضوع تغیر دهید.

# ۳- راهاندازی و تست سیستم کلی

در این بخش سیستم کلی پیادهسازی و تست خواهد شد. در حال حاضر تمامی اجزای شکل ۱ را به غیر از واحد Controller در اختیار داریم. مراحل زیر را انجام دهید تا واحد کنترلر نیز آماده گردد:

## گام ۱

واحد کنترلر را با یک ماشین حالت پیادهسازی کنید به طوری که فرآیند زیر را کنترل کند:

- (۱) در حالت بی کاری کنترلر منتظر می ماند تا داده ای از ورودی دریافت شود. هر وقت واحد گیرنده (Rx) در حالت بی کاری کنترلر منتظر می ماند تا داده را به فیلتر FIR انتقال داده و سیگنال کنترلی سیگنال کنترلی inputValid را به مدت یک سیکل فعال کند. چون محاسبات به صورت ۱۶ بیتی انجام می شود، باید ساختاری پیاده کنید که گیرنده پس از دو بار دریافت داده ۸ بیتی، ورودی فیلتر را فعال کند.
- ۲) سپس کنترلر منتظر می ماند تا محاسبات فیلتر FIR تمام شده و outputValid فعال گردد. کنترلر باید داده ی خروجی ۱۶ بیتی را در قالب دو داده ی  $\Lambda$  بیتی بفرستد و برای این کار باید از طریق سیگنالهای کنترلی  $\Delta$  to busy و اوحد فرستنده ( $\Delta$  با واحد فرستنده ( $\Delta$  با واحد
- ۳) پس از اتمام ارسال دو داده ی ۸ بیتی کنترلر به حالت اولیه باز می گردد و منتظر دریافت ورودی بعدی می شود.

#### گام ۲

حال که تمامی اجزای سیستم آماده شده است، آنها را مطابق شکل ۱ به هم متصل کنید. برای تست این سیستم یک کد MATLAB در اختیارتان قرار خواهد گرفت. عملکرد این کد را در گزارش خود توصیف کنید. پس از انتقال طرح به FPGA و اطمینان از اتصال صحیح پورت سریال، درستی عمکلرد سیستم را تحقیق کنید. در محیط MATLAB می توانید به صدای اصلی و صدای فیلتر شده گوش دهید. انتظار می رود خروجی فیلتر شده شامل نویز فرکانس بالا نباشد (فیلتر مورد استفاده یک فیلتر پایین گذر است).

### ۴- نكات پیشرفته تر اما اساسی در طراحی سیستمهای دیجیتال با FPGAها

در ادامه گامهای زیر را انجام دهید.

#### گام ۱

برای آنکه ابزار سنتز بتواند زمانبندی مسیرهای ترکیبی بین فلیپفلاپهای مدار را به درستی در هنگام سنتز و جایابی مدار انجام دهد، نیاز به دانستن فرکانس کلاک دارد. کلاک ورودی به مدار شما فرکانس 50 MHz دارد. کلاک ورودی به مدار شما فرکانس کلاک ورودی ۵۰ مگاهر تز یک constraint file یک constraint file یک مگاهر تز می توانید از رابط گرافیکی Quartus کمک بگیرید. بدین منظور از منوی Assignments می باشد. برای این کار می توانید از رابط گرافیکی TimeQuest Timing Analyzer Wizard می توانید محدودیت مد گزینه ... Clock می توانید محدودیت اعمال شده را در فایل sdc. تولید شده مشاهده و گزارش نمایید و آن را توضیح دهید. چه محدودیتهای زمانی دیگری را می توان توسط این Wizard مشخص کرد؟

#### گام ۲

علاوه بر بلوکهای ضرب کننده و حافظه، FPGAها جهت تسریع الگوریتمها ساختارهای دیگری نیز به کار می برند. از جمله این ساختارها می توان با داشتن یک او جمله این ساختارها می توان با داشتن یک کلاک با فرکانس مشخص، کلاکی با فرکانس دیگری تولید کرد. یک PLL به مدار خود اضافه کنید و از کلاک ۵۰ مگا هر تز ورودی به FPGA کلاک مورد نظر خود را تولید کنید. مشابه حافظهها از مسیر Tools و زیرمنوی مگا هر تز ورودی به MegaWizard Plug-In Manager می توانید کلیک ماژول اضافه کنید. مدار خود را به کلاک

\_

<sup>&</sup>lt;sup>7</sup> Lowpass

جدید تولید شده متصل کنید. تلاش کنید بیشترین فرکانس ممکن را از مدار به دست آورید. (با روش هایی که در تمرین کامپیوتری اول گفته شد).

فراموش نکنید که ماژولهای فرستنده و گیرنده UART به فرکانس کلاک ورودی حساس هستند. دقت نمایید که شمارندههای این ماژول را با تغییر پارامتر ماژولهای Buad\_Rate\_Generator به درستی تغییر دهید. همچنین جهت اطمینان از قفل شدن حلقه PLL سیگنال lock خروجی آن را به یک LED متصل نمایید.

بررسی کنید که آیا نیازی به اضافه کردن فرکانس جدید مدار (فرکانس خروجی PLL) به constraint فایل میباشد یا خیر؟ (چرا؟)

# گام ۳

Routing کلاک معمولاً با بقیه سیگنالها متفاوت است (چرا؟). بنابراین باید به ابزار سنتز گفته شود که کدام سیگنال کلاک میباشد که آن را بر روی مسیر های از پیش مشخص کلاک در FPGA سنتز نماید.

این کار در Quartus II به صورت خودکار انجام می شود (این ابزار سنتز چگونه کلاک را شناسایی می کند و این کار را انجام می دهد؟ اگر کلاک های شناسایی شده در مدار شما بیشتر از مسیرهای از پیش مشخص شده در FPGA باشد با چه منطقی مناسب ترین سیگنالها را برای انتقال روی شبکه های کلاک شناسایی می کند؟)

حال شما باید این کار را دستی انجام دهید. برای این کار باید حالت خودکار Quartus II را خاموش کنید. (چگونه؟) سپس کلاک مورد نظر (کلاک خروجی PLL) را به عنوان کلاک معرفی کنید. (آیا کلاک ورودی ۵۰ مگاهرتز باید روی مسیر مشخص کلاک route شود؟ چرا؟). جهت راهنمایی به مراجع [1] و [2] مراجعه کنید. در بعضی از FPGAها با توجه به محدودیتهای موجود در طراحی باید این کار را انجام داد. مثلاً اگر شما کلاک خود را به ۵ PLL متصل کنید شاید نیاز باشد که این کار را بکنید. چرا این کار لازم است؟

#### نكات مهم:

- ۱) رعایت استایل کدنویسی ارائه شده در کلاس ضروری است.
- ۱) نیازی به گزارش تمامی مراحل انجام آزمایش نیست اما اهداف، کلیات، مقدار پارامترهای مختلف، جواب سوالات مطرح شده، شرایط درستی سنجی، نتیجه ی درستی سنجی و سایر نکات مهم را حتماً در گزارش خود قید نمایید.

- ۲) پیروی از قالب خاصی در گزارش مد نظر نیست اما ترتیب گزارش باید مشابه ترتیب مطالب در د ستورکار آزمایش باشد.
  - ۳) آیلود فایلهای شبیهسازی به همراه فایل گزارش ضروری است.
    - ۴) ماشین های حالت خود را حتما در گزارش رسم کنید.
- ۵) در بخشی که باید بیشترین فرکانس ممکن را بگیرید نمره آن بخش به صورت خطی محاسبه می شود. به این صورت که کمترین فرکانس قابل قبول 50 MHz است و بیشترین فرکانس ممکن ۱۵۰ مگاهرتز می باشد و نمره به صورت خطی (۰٪ برای MHz و ۱۸۰۰ برای ۱۵۰ MHz) بین این دو تقسیم می شود.

# مراجع

- [1] "How can I assign a PLL output clock to a Global Clock Network?" Online: https://www.altera.com/support/support-resources/knowledge-base/solutions/rd03182011 985.html
- [2] "How do I assign a clock in my design to use specific global, regional, dual-regional, or periphery clock networks?" Online: <a href="https://www.altera.com/support/support-resources/knowledge-base/solutions/rd09282011">https://www.altera.com/support/support-resources/knowledge-base/solutions/rd09282011</a> 171.html

موفق باشید ۹۷/۷/۲۱